AMD может добавить графику в более цену 4 процессора, дополнительные детали утечки
Эта гигабайтная трасса документов оказывается даром, который продолжает давать. Сегодняшний выбор Tidbits включает долгосрочный план AMD для графики с Рызеном и несколько ранних деталей на Генуа. Читатели должны иметь в виду, что утечки являются неофициальными, и эта документация может измениться и обновляться со временем.
Что касается подробной информации о низкоуровневой Генуи, цель эталонной документации не может обеспечить исчерпывающее резюме различий между ZEN 3 и ZEN 4. Определенное количество информации было почеррено о ядре из документации на уровне функций и некоторых спецификация высокого уровня. Такая информация может быть действительной, но контекстуально неполной. Любой технический документ будет обсудить улучшения и возможности ЦП по отношению к конкретной теме под рукой, что означает, что коллективная информация о функциях широко распространена и требует больше времени для анализа.
Сначала мы поговорим о графической стороне GPU, а затем поворачиваться к ЦП.
Этот документ указывает на все три типа розетка AM5 CPU будет отправлять со встроенной графикой, хотя возможности могут не быть предложены на каждом SKU. AMD может планировать пройти страницу от книги Intel и предложить серию чипсов без GPU в несколько более низких ценах, чем варианты оборудованных GPU. Из трех типов процессоров, только один - предположительно, что семья настольных процессоров - предложит полные 28 PCIe Lanes. Две другие варианты ограничены всего 20 полосами движения. Разница в семейном номере, вероятно, обозначает процессор для рабочего стола и ноутбука, причем более низкий вариант настольных компьютеров настолько настроен, как чип ноутбука.
Одним из важных точек зрения является то, что AMD может иметь диаграмму очень похоже на это продукты на основе Zen 3. Предположим, что AMD в конечном итоге отправляет более низкую APU с четырьмя сердечниками ZEN 3 и Vega или RDNA2. Если этот чип был ограничен до 20 классов PCIE, теоретическая конфигурация теоретического продукта Zen 3 соответствует тому, что показано для ZEN 4 на уровне семейства. Мобильные процессоры AMD всегда несут интегрированную графику и 5600G и 5700G. Добавлена поддержка Vega на шести ядных и восьмисных рынках.
Мы не претендуем на другие сайты, не так, как правило, мы ожидаем, что AMD добавляет графику на более рабочий стол и ноутбук в целом - но эта страница данных конкретно не подтверждает, что компания будет делать это с Zen 4. 16 МБ - Размеры кеша L3 32MB. Он предлагает одинаковых размеров, что и существующие чипы в семьях 5700G и 5800x соответственно.
V-Cache также здесь не упоминается. Это не значит, что AMD будет сбросить V-Cache из ZEN 4. Это может означать, что компания не завершила свои планы V-Cache, что этот документ был написан до того, как эти планы были сделаны, или что информация не была актуальна на тему обсуждалось здесь.
Наша собственная теория состоит в том, что добавление V-Cache To Cpus сегодня может быть предшественником для интеграции основного кластера GPU на более поздней дате. Укладка большого кэша L3 на верхней части чипа и позволяя GPU использовать его, несомненно, повысит производительность, облегчая давление пропускной способности памяти. AMD утверждал, что он может продолжать масштабировать V-кэш в течение 64 МБ. Существуют некоторые сходства к кристаллу Intel Crystal с 2013 года, но AMD претензий V-Cache может доставить 2 ТБ / с пропускной способности памяти. Кристалл Intel Crystal был смонтирован на мешковине, но не в упаковке и обеспечивает всего 100 ГБ / с пропускной способности. Достаточно большой L3, который поделился как CPU, так и GPU, может позволить GPU выключить любое предыдущее интегрированное решение AMD, обеспечивая некоторые преимущества широкого интерфейса, такого как HBM (предположительно) более низкой стоимости.
Низкоуровневые детали Генуи
Чипсы и сыр также проклялись в документацию Генуа, чтобы найти некоторые архитектурные улучшения для Zen 4 относительно ZEN 3. Genoa будет поддерживать инструкции VNNI и AVX-512, с помощью реализации, аналогичной серверу Ice Lake Отказ Чипсы и сыр думают, что это возможно, Zen 4 предложит либо одну 1 × 512-битую FMA или пару 256-битных единиц, которые могут быть объединены для поддержки 512-битной математики. Две блоки с плавающей точкой настроили бы ZEN 4 больше непосредственно для конкуренции с Intel в AVX-512, в то время как один 512-битный блок будет предлагать совместимость и повышенную производительность в некоторых сценариях, не произошедшая ту же стоимость мощности. AMD ранее реализовал поддержку AVX2 с 128-разрядными регистрами, поэтому AVX-512 с 256-битными регистрами не будет беспрецедентным.
Вот обзор:
Здесь не так много изменений, хотя расширенный L2 и больший DTLB приветствуются. В сочетании с поддержкой AVX-512 и обширные изменения в поддержке Genoa для памяти классов хранения, серверная версия чипа будет упаковывать ряд улучшений в Zen 3. Тот факт, что мы не видим доказательств дополнительных изменений из этого документа Может означать, что Zen 4 - это итеративное улучшение на дзен 3, или это может означать, что данные в других документах, которые имеют дело с другими аспектами чипа. Если AMD был гипотетически запустить ZEN 4 с помощью скромного усиления IPC, несколько сотен МГц дополнительных часов, поддержки AVX-512 и более быстрой версии бесконечности, она ударила бы все категории, которые в совокупности оправдываются, вызывая CPU новый Архитектурная редакция о том, что произошло раньше.
Другими словами: не выводя, что Генуя не сильно отличается от Zen 3 на основе нескольких документов. Хотя AMD может быть правдой, что AMD в основном сосредоточился на получении 5nm перехода вправо, а не в реализации новых функций, все еще есть много времени, прежде чем Zen 4 суда, чтобы узнать больше о ядре.
Чипсы и сыр более подробно описывают в реализации памяти класса Дзэн 4, поэтому проверьте их, если хотите прочитать больше по теме. Интересно, что V-Cache не упоминается в этих отчетах, но идея, что AMD удалит функцию после реализации, также нечетной. AMD претензий, что он может забрать 1,15 раз больше L3. Если он удаляет, что L3 в будущих проектах, он либо должен сделать это, разработав CPU, который не выиграет от него, либо путем разработки процессора, это такое прыжка в часах и / или IPC, это не нужен кеш Чтобы поразить целей производительности AMD. Ни один из них невозможен. Но маловероятно, что AMD будет пойти на беду, чтобы построить кеш L3 для будущих чипов Zen 3, чтобы удалить его для Zen 4.
Читать далее
Новые детали Intel Rocket Lake: обратная совместимость, графика Xe, Cypress Cove
Intel опубликовала немного больше информации о Rocket Lake и его 10-нм процессоре, который был перенесен на 14-нм.
Телескоп событий Horizon TELESCOPE Захватывает никогда не видели детали струи черной дыры
Вы, наверное, видели изображения Центавра в прошлом, так как это одно из самых ярких галактик в небе. Вы никогда не видели это так, как это, хотя.
Gigabyte LEAKS AMD ZEN 4 Детали: 5nm, AVX-512, 96 ядер, 12-канальный DDR5
Новые детали просочились на будущих процессорах AMD Genoa, основанные на нарушении гигабайтных серверов на прошлой неделе.
Раймбус разделяет новые детали по предстоящему спецификации HBM3
Мы знаем немного больше о HBM3, чем раньше, благодаря недавному объявлению Раймбуса. Новый стандарт предложит через Terabyte полосы пропускания памяти на стек.