SiFive оголошує перший процесор RISC-V без замовлення, підвищує ефекти

SiFive вже розробила декілька конструкцій процесора, заснованих на RISC-V, але U8 є першим, хто спробував підігнати щось до конкуренції з таким дизайном, як Cortex-A72 ARM. Мета полягає в тому, щоб U8 запропонував 1,5-кратну продуктивність на ватт з 2-кратною ефективністю площі та кращою масштабністю дизайну в цілому, повідомляє Anandtech.

U8 - це тривипускне ядро CPU, яке не виходить з ладу, з 12-ступінчастим конвеєром, який подає три блоки виконання. Черга інструкцій може видавати лише три інструкції, але декодер - чотири ширини. Зазвичай вибір є ширшим, ніж декодування, тому тут ми спостерігаємо щось зворотне. Нещодавно Tremont також використовував цю стратегію, тому, можливо, ми бачимо щось із тенденції в дизайні мікропроцесорів - або аспект дизайну, який SiFive навмисно розробляв як частину створення масштабованого чіпа.
Поточні плани щодо чіп-дзвінка для двох моделей, U84 та U87. U87 буде доступний пізніше 2020 року під час доопрацювання U84. В даний час U84 IP працює на платформах FPGA і її слід комерціалізувати і в не надто віддаленому майбутньому.

Загальна продуктивність, як передбачається, буде хорошою порівняно з A72 і повинна бути конкурентоспроможною і останнім чипам ARM. Чи буде це так добре, як оцінюється, доведеться почекати, коли фізичне обладнання буде порівняно. SiFive будуватиме ці мікросхеми на 7nm, тому вони будуть працювати на порівняльних вузлах процесів із існуючими мікросхемами на базі ARM. Кажуть, що тактові частоти процесора до 2,6 ГГц, що в цілому порівняно з тим, де розміщуються мікросхеми ARM. Я б не сподівався побачити подібний чіп у смартфонах - кількість важких підйомів між SiFive та телефоном все ще величезна - але ми могли їх побачити у більш великих телеприставках та вбудованих продуктах.
Читати далі

RISC-V навшпиньки до основного потоку завдяки платформі розробників SiFive, високопродуктивний процесор
RISC V продовжує проникати на ринок, цього разу завдяки дешевшій та повнофункціональнішій тестовій материнській платі.

Seagate представляє власні ядра RISC-V для майбутніх контролерів зберігання
Щоб досягти своєї мети в 50 ТБ на диск протягом наступних кількох років, Seagate вирішила, що потрібен спеціальний контролер зберігання. RISC-V запропонував рішення.

Нова дошка Beagle пропонує двоядерний RISC-V, призначений для програм AI
Бюджетне обладнання RISC-V вже в дорозі, і це набагато доступніше, ніж будь-що, що ми бачили в минулому, з достатньою потужністю центрального процесора, щоб любитель міг щось з ним зробити. Пізніші моделі можуть конкурувати з чіпами, такими як Raspberry Pi, хоча, ймовірно, за дорожче.

MIPS, китайський центральний процесор Loongson, обидва беруть участь у RISC-V
Wave Computing вийшов з-під банкрутства, перейменований у MIPS і тепер будуватиме процесори RISC-V. Так, ви правильно прочитали.