MIPS, китайський центральний процесор Loongson, обидва беруть участь у RISC-V

MIPS, китайський центральний процесор Loongson, обидва беруть участь у RISC-V

RISC-V має хвилину. Те, що розпочалося як спроба створити ISA з відкритим кодом для мікроконтролерів низького класу та інших простих видів мікросхем, стає справжньою екосистемою. Процесори RISC-V досі не можуть кинути виклик таким, як процесори Cortex-A76 або x86, але вони повзуть вгору по графіках продуктивності. Дві нещодавні розробки можуть дати проекту подальший поштовх: По-перше, MIPS (раніше хвильові обчислення) оголосила, що розпочне розробку власних процесорів RISC-V. По-друге, новий китайський процесор Loongson, заснований на архітектурі MIPS64, може шукати новий ISA.

Wave Computing - це компанія-виробник AI, яка розробляла архітектуру MIPS, яка врешті-решт придбала MIPS Technologies сама до краху. Після цього Wave оголосив, що перейменований на MIPS. Ще у 1980-х та на початку 1990-х MIPS Technologies (не тільки MIPS) був розробником процесора RISC, який досяг успіху у 1980-х, перш ніж був придбаний SGI на початку 1990-х. Зрештою, SGI вирішила піти на майбутній Itanium замість того, щоб продовжувати розробляти власні центральні процесори, тому MIPS відродилася як компанія з ліцензування технологій.

MIPS дуже сподобався дуже рано в історії Android, але зростаюча гегемонія ARM витіснила його з ринку. З тих пір ми багато не чули про ISA. Трохи дивно для Wave Computing змінити бренд на MIPS, а потім заявити, що він будує новий процесор RISC-V, але це те, що зробила компанія.

"Надалі реструктуризований бізнес буде називатися MIPS, що відображає стратегічну спрямованість компанії на новаторські архітектури процесорів на базі RISC, які спочатку були розроблені MIPS", - йдеться у повідомленні компанії. "MIPS розробляє нову архітектуру 8-го покоління, засновану на провідних у галузі стандартах, яка базуватиметься на відкритому коді стандарту процесора RISC-V".

Китайський Лонгсон дивиться вперед

Що стосується Loongson, ми вже говорили про цю родину процесорів. Loongson - одна з доморощених процесорів Китаю, побудована навколо MIPS64. Поточна ітерація ядра відома як Loongson 3B4000 і, як повідомляється, має тактову частоту від 1,8 ГГц до 2 ГГц. Він пропонує чотири ядра і побудований за 28-нм процесом. Кажуть, що він пропонує 128 КБ L1, розділений на 64 КБ L1i і 64 КБ L1d, і 256 КБ кеш-пам'яті L2 на ядро. Існує 8 МБ L3, який, мабуть, розподіляється між усіма ядрами.

Наступна ітерація серії Loongson 5000, яка має стартувати цього року, стане останнім варіантом сімейства процесорів для підтримки архітектури MIPS64. Loongson 3A5000 - це чотириядерний чіп для клієнтських ПК, а Loongson 3C5000 має до 16 ядер і призначений для серверів. Очікується, що обидва вони будуть отримані на TSMC на 12-нм технологічному вузлі. THG повідомляє, що чіпи базуються на внутрішній архітектурі, яка повністю сумісна з MIPS64, з більшими кешами та новим контролером пам'яті.

Керівники Лонгсона заявили, що "з нетерпінням чекають приєднання до консорціуму з інструкціями з відкритим кодом", що трактується як таке, що Китай має намір перейти на RISC-V у майбутньому.

Між цими двома подіями може бути зв’язок

Час цих оголошень, мабуть, не випадковий. Китайська компанія CIP United контролює всі права ліцензування MIPS у Китаї, Гонконзі та Макао. Розробка нового центрального процесора займає кілька років, тому проект Loongson не відразу переходить на RISC-V. Якщо сімейство Loongson 5000 вийде на ринок у 2021 році, ми можемо з розумом очікувати, що в 2023 - 2024 рр. Відбудуться подальші дії на основі RISC-V.

До процесорів RISC-V, які здатні протистояти ARM або x86 ядрам, нам залишається ще кілька років, з точки зору продуктивності, але за останні кілька років у цьому просторі було багато цікавої діяльності. Кажуть, що Китай нарощує свої зусилля щодо створення напівпровідникової екосистеми, яка не залежить від США. Країна може відчувати, що відкритий характер RISC-V ISA пропонує їй найкращий шанс розробити ядро ​​центрального процесора, яке неможливо заборонити.

Читати далі

Як працюють кеші процесорів L1 та L2 та чому вони є важливою частиною сучасних чіпів
Як працюють кеші процесорів L1 та L2 та чому вони є важливою частиною сучасних чіпів

Вам коли-небудь цікаво було, як працюють кеші L1 та L2? Ми раді, що ви запитали. Тут ми глибоко зануримось у структуру та природу одного з найважливіших обчислювальних проектів та інновацій.

Розміщення продуктів, незабаром до класичного фільму, сучасного телевізора біля вас
Розміщення продуктів, незабаром до класичного фільму, сучасного телевізора біля вас

Нова маркетингова компанія AI-powered хоче рекламувати місця, коли раніше вважало недосяжним, щоб поставити більше продуктів перед вашими очними яблуками.

RISC проти CISC - це неправильна лінза для порівняння сучасного X86, ручного процесора
RISC проти CISC - це неправильна лінза для порівняння сучасного X86, ручного процесора

Спробуйте розслідувати відмінності між сім'ями процесорів X86 та ARM (або X86 та Apple M1), і ви побачите акроніми CISC та RISC. Це загальний спосіб рамки обговорення, але не дуже корисний. Сьогодні "RISC проти CISC" затьмарює більше, ніж це пояснює.

Intel має 10-нм виправлення для Meltdown, Spectre; Можна втратити участь у AMD в 2017 році
Intel має 10-нм виправлення для Meltdown, Spectre; Можна втратити участь у AMD в 2017 році

Вчора корпоративний дзвінок четвертого покоління корпорації Intel розповсюдив оновлення на своєму бою проти Meltdown і Spectre, його плани на 10-нм і загальну продуктивність у набагато більш конкурентному середовищі протягом усього року.